

## Universidad Nacional Autonoma de Mexico Facultad de ingeniería



Diseño Digital VLSI

Grupo: 4

Práctica: 9

DISEÑO DE UN TRANSMISOR PARA COMUNICACIÓN SERIAL

**Edgar Daniel Barcenas Martinez** 

## **OBJETIVO:**

Demostrar a los estudiantes mediante el diseño de un módulo transmisor (TX) útil en comunicaciones de tipo serial UART (*Universal Asyncrhonous Receiver Transmitter*), la utilidad de este módulo, así como la importancia de su presencia en la arquitectura de un procesador para aplicaciones electrónicas de envío de información.

## **ESPECIFICACIONES:**

Utilizando un FPGA y un switch de 4 posiciones, diseñar un módulo Transmisor serial, el cual sea capaz de leer el valor binario del switch, procesarlo en el FPGA y posteriormente enviarlo a la computadora, en donde el dato deberá estar en formato hexadecimal. La conexión entre el FPGA y la computadora deberá realizarse empleando un circuito convertidor USB TTL-Serial. La figura 8.1 muestra el diagrama de bloques del sistema.

## **DESARROLLO:**

```
library IEEE;
   use IEEE.STD_LOGIC_1164.ALL;
 3 use IEEE.NUMERIC_STD.ALL;
 4 entity TX
        port( Clk : IN STD_LOGIC;
        SW : IN STD_LOGIC_VECTOR(3 downto 0);
        LED : OUT STD_LOGIC;
        TX_WIRE : OUT STD_LOGIC);
9 end entity;
10
11 architecture behaivoral OF TX IS
        signal conta : INTEGER := 0;
        signal valor : INTEGER := 70000;
13
        signal INICIO: STD_LOGIC;
        signal dato : STD_LOGIC_VECTOR(7 DOWNTO 0);
        signal PRE : INTEGER RANGE 0 TO 5208 := 0;
        signal INDICE: INTEGER RANGE 0 TO 9 := 0;
        signal BUFF : STD_LOGIC_VECTOR(9 DOWNTO 0);
18
        signal Flag : STD_LOGIC := '0';
19
        signal PRE_val: INTEGER range 0 to 41600;
20
21
        signal baud : STD_LOGIC_VECTOR(2 DOWNTO 0);
        signal i : INTEGER range 0 to 4;
        signal pulso : STD_LOGIC:='0';
24
        signal conta2: integer range 0 to 49999999 := 0;
        signal dato_bin: STD_LOGIC_VECTOR(3 DOWNTO 0);
        signal hex val: STD_LOGIC_VECTOR(7 DOWNTO 0):= (others => '0');
26
        --signal contador: STD_LOGIC_VECTOR(7 DOWNTO 0) := (others => '0');
28
        signal contador : INTEGER := 0;
29 begin
```

```
TX_divisor : process(Clk, contador)
     begin
         if rising_edge(Clk) then
34
              contador <= contador + 1;</pre>
              if (contador < 140000) then
              #--Proceso divide la frecuencia de 50 MHz hasta los 14000
36
                  pulso <= '1';
                  pulso <= '0';
40
             end if;
     end if;
     end process TX_divisor;
     TX_prepara : process(Clk, pulso) #—Verifica la señal de pulso,
type arreglo is array (0 to 1) of STD_LOGIC_VECTOR(7 downto 0);
     variable asc_dato : arreglo := (X"30", X"0A");#—Este es el dato (
     begin
```

```
asc_dato(0):=hex_val;—si hay un pulso va a enviar un dato
      if (pulso='1') then
50
          if rising_edge(Clk) then
               if (conta=valor) then
                    conta <= 0;
INICIO <= '1';
Dato <= asc_dato(i);
if (i = 1) then
54
                         i <= 0;
59
60
                    end if;
                    conta <= conta+1;
INICIO <= '0';</pre>
62
               end if;
          end if;
      end if;
      end process TX_prepara;
```

```
TX_envia : process(Clk,INICIO,dato)--
70
       begin
       if(Clk'EVENT and Clk = '1') then
           if(Flag = '0' and INICIO = '1') then
                Flag = 0 and 1
Flag<= '1';
BUFF(0) <= '0';
BUFF(9) <= '1';
73
                                                          101
                                                                  with(dato_bin) select
                                                                                hex_val <= X"30" when "0000",
                                                                                                  X"31" when "0001",
                BUFF(8 DOWNTO 1) <= dato;
76
                                                                                                  X"32" when "0010",
                                                          104
           end if;
                                                                                                   X"33" when "0011",
                                                          105
78
           if(Flag = '1') then
                                                                                                   X"34" when "0100",
                if(PRE < PRE_val) then</pre>
79
                                                          107
                                                                                                   X"35" when "0101",
                     PRE <= PRE + 1;
80
                                                                                                   X"36" when "0110",
                                                          108
81
                                                                                                   X"37" when "0111"
                                                                                                   X"38" when "1000"
                      PRE <= 0;
                                                          110
                                                                                                   X"39" when "1001"
                end if;
                                                          111
83
                                                                                                  X"41" when "1010"
84
                if(PRE = PRE val/2) then
                                                          112
                                                                                                   X"42" when "1011"
                     TX_WIRE <= BUFF(INDICE);
if(INDICE < 9) then</pre>
                                                          113
                                                                                                   X"43" when "1100"
                                                          114
86
                                                                                                   X"44" when "1101",
                                                          115
87
                           INDICE <= INDICE + 1;</pre>
                                                                                                   X"45" when "1110",
                                                          116
88
                                                                                                   X"46" when "1111",
                                                          117
                           Flag <= '0';
                                                                                                  X"23" when others;
                                                          118
                           INDICE <= 0;
90
                                                          119
                                                                  with (baud) select
                                                                 with (baud) select
PRE_val <= 41600 when "000", -- 1200 bauds
20800 when "001", -- 2400 bauds
10400 when "010", -- 4800 bauds
5200 when "011", -- 9600 bauds
2600 when "100", -- 19200 bauds
1300 when "101", -- 38400 bauds
91
                      end if;
                                                          120
92
                end if;
                                                          121
          end if;
                                                          122
94
       end if;
                                                          123
95
       end process TX_envia;
                                                          124
96
                                                                                     1300 when "101", — 38400 bauds
866 when "110", — 57600 bauds
                                                          125
       LED <= pulso;
                                                          126
      dato_bin<=SW;
98
                                                          127
                                                                                      432 when others; -115200 bauds
       baud<="011";
99
                                                          128
                                                                end architecture behaivoral;
```





| PRACTICA COMPLEMENTARIA:                                                                                                                                                                                                                                    |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                                                                                                                                             |
|                                                                                                                                                                                                                                                             |
|                                                                                                                                                                                                                                                             |
|                                                                                                                                                                                                                                                             |
|                                                                                                                                                                                                                                                             |
| CONCLUSIONES:                                                                                                                                                                                                                                               |
| En esta práctica se demostró el uso que tienen los módulos de transmisor (TX) , se usó uso de un software llamado Puffy el cual es un cliente SSH, Telnet, rlogin y TCP para la comunicación entre el FPGA y la computadora. Se utilizó un dispositivo TTL. |
|                                                                                                                                                                                                                                                             |
|                                                                                                                                                                                                                                                             |
|                                                                                                                                                                                                                                                             |